

# Ch.2-1 Instructions: Language of the Computer

#### ▼ 2.1 MIPS instruction set

**▼** instruction set

컴퓨터의 명령어 집합 ⇒ 컴퓨터가 다르면 다른 instruction set 가짐

- / 초기 컴퓨터 : 매우 간단한 instruction set → simplified implementation ex 한 (상선e 당 생년의 명령어 (윤화자보고)
- ♦ 현대 컴퓨터 : 복잡한 instruction set(CISC) + 간단한 instruction sets ex. . . . 않는 여성서 ↓ ੯(ω수
  - 。 CISC : 모든 명령어가 memory 필요하진 않음, 연산은 register에서만
  - ∘ reduced instruction sets(RISC) ⇒ 단순화, 정규화

### ▼ MIP\$ instruction Set > embedded core att

- stanford MIPS commercialized by MIPS tech.
- Design Principle

- \_ 1. 정규화 → 단순화
  - a. hw 측면에서 instruction 정규화 → 단순화
  - b. 단순화: lower cost에서 높은 성능을 보장
- \_2. 작은 것이 더 빠르다 (한정된 ISA -> 한정된 register -> 한정된 addressing\_mode)
  - 레지스터가 많아짐 → 전기 신호 전달 더 멀리 → clock cycle 길어짐
- 3. 흔한 경우는 더 빠르게 만들기
  - 작은 상수는 많이 쓰인다
  - 산술 피연산자는 load instruction을 하지 않는다 32 CIXTU > 756. compromises RT (9740) Instruction format)

2.2 Arithmetic Operations

- two sources + one destination

```
-> temp variable
 add to, g,+ h
 add t1, i, j
 sub g, t0, t1
                   g = to-t1 = (9+h) - (îtj)
-> COMPTLET HIGH STA
```

**▼** 2.3 Operands

상위 수준 언어와 달리 피연산자에는 제약이 생김 <mark>→ 레지스터</mark>에서만 사용

- ▼ Register Operands(register에게 할당): R-R to architecture
  - arithmetic instructions ⇒ register operands \ \ Register: Processor দেখুলাও মুখ্য সুধ্য

327H > 3267+2 NB - word Etg

- MIPS: 32 X 32 bit 2 register file (3224)
  - o word: 32비트 단위를 말함(0 to 31)
- assembler name
  - 변수 해당 레지스터 → \$50, \$51, \$52 ... \$4+
     160c ∨ 23€

add \$t0, \$s1, \$s2 add \$t1, \$s3, \$s4 sub \$s0, \$t0, \$t1

#### **▼** Memory Operands

- processor와 memory
  - processor : 소량의 데이터만 레지스턴에 저장
  - memory: 수십억 개의 데이터 저장 → 배열, 구조체 같은 자료구조
  - → MIPS의 arithmetic operations → register에서만 실행
  - ⇒ data transfer instruction 필요(register에서 memory로 전달) → load, Chore
  - o memory address(32bit): base address register의 offset value ⇒ ಹ್ಯ ಆ್ರೇ

#### · data transfer transition



- o Iw: load value (memory>register) → That address? > to register file that & >
- sw: store result (register → memory) register <
  - 1b \$t0, 1(\$s3) #load byte from memory sb \$t0, 6(\$s3) #store byte to memory 0x28 19 8 16 bit offset
- Ib: load byte(memory → register)
  - destination register의 가장 오른쪽 8bjt를 memory로부터 읽어옴 (자랑수 맛가/ 잊어음)
- sb: store byte (register → memory)
  - register로부터 가장 오른쪽 8bit 읽어오고 memory에 byte만큼 write

#### · Byte address

memory address 지정 필요함 → byte addressed(8 bit byte)

Load

Matin

Store

Memory

address

٥ (

8

(是以中等性)

register

Ωo

21

12

 ○ x 12345678

 ○ word address → 4bit

 → MIPS의 시작 주소는 항상 4의 배수(alignment restriction)

 ○ (MIPS): Big Endian(최상위 byte address를 word address)

 Ox 12345678

 3
 2
 1
 0

 IZ
 34
 76
 78
 LSB

 IZ
 34
 76
 78
 LSB

o cf) liitel Endian

• example

of(set = ₩₹₹₹₹4 = 8₹4=32)

#c code : g = h + A[8];

lw \$t0, 32(\$s3) → \$to on register on A[8] on set in the s

· registers vs memory

● Tregister: memory보다 접근이 빠름

- 단위 시간 당 훨씬 많은 명령어 실행
- register numbers

��memory : data 연산을 하기 위해 load, store 필요 → 더 많은 instructions

⇒ complier: register를 가능한 많은 변수에 대해서 사용해야 한다 → Complier optimization

Memory 장은 최대한 강년이는 항

#### ▼ immediate operands(수치 피연산자)

메모리에 저장 명령을 사용하지 않고 산술 연산 가능한 명령어

addi \$s2, \$s1,+-1 → 기강에 %는 instruction 개2 뺄셈 연산이 없다 → 그냥 음수 상수 써도 된다!

- 연산이 훨씬 빨라지고 energy 소모 감소
- 상수 0 : register \$zero로 사용 → cannot be overwritten
  - 。 자주 쓰이는 케이스로 시간 단축

```
add $t2, $s1;†$zero
```

▶ 0: 0000 0000 ... 0000

**=** ...

▶ -1: 1111 1111 ... 1111

► Most-negative: 1000 0000 ... 0000

Most-positive:  $0111 \ 1111 \ \dots \ 1111 = 2^{n-1} - 1$ 

### **▼** 2.4 binary Integers

### **▼** Unsigned Binary Integers

• **n** bit number

$$\mathbf{x} = \mathbf{x_{n-1}} 2^{n-1} + \mathbf{x_{n-2}} 2^{n-2} + \dots + \mathbf{x_1} 2^1 + \mathbf{x_0} 2^0$$

• 0 to 2^n -1

#### **▼ 2s-Complement Signed Integers**

• **n** bit number

$$\mathbf{x} = -\mathbf{x}_{\mathbf{n-1}} 2^{\mathbf{n-1}} + \mathbf{x}_{\mathbf{n-2}} 2^{\mathbf{n-2}} + \dots + \mathbf{x}_{\mathbf{1}} 2^{\mathbf{1}} + \mathbf{x}_{\mathbf{0}} 2^{\mathbf{0}}$$

- -2^(n-1) to 2^(n-1)-1
- Signbit(MSB)
  - 1 → 음수
  - $\mathbf{0}$  → 양수  $\Rightarrow$  2의 보수 표현이랑 unsigned 표현이랑 같음

### **▼** Signed Negation

- complement and add 1
  - 。 complement : 비트 반대로 바꾸기

$$x + \overline{x} = 1111...111_2 = -1$$
  
 $\overline{x} + 1 = -x$ 

#### **▼** Sign Extension

부호 있는 적재의 경우 레지스터의 남는 곳을 채우기 위해 부호를 반복  $\rightarrow$  확장 (cf : 부호 없는  $\rightarrow$  0으로 확장 )

- · MIPS instruction set
  - o addi: extend immediate value
  - o **//b**: 바이트를 부호 있는 수로 간주 → 24비트를 부호 확장하여 채움
  - 。 **//h**: 12비트 부호 확장하여 채움
  - beq, bne: extend the displacement



## ▼ 2.5 명령어의 컴퓨터 내용 표현

▼ MIPS-32 ISA → machine code (7576+)



- Instruction categories
  - computational
  - load / store
  - jump and branch
  - floating point → coprocessor
  - memory management
  - special

| 3 Instruc |                | mats: a | II 32 bits | swide<br>Shitt | opcode |          |
|-----------|----------------|---------|------------|----------------|--------|----------|
| ор        | rs             | rt      | rd         | sa             | funct  | R format |
| ор        | rs             | rt      | immediate  |                |        | I format |
| ор        | op jump target |         |            |                |        |          |

#### • MIPS - Rinstructions format

MIPS field → 32 bit

| refer to |    | 565 | 5 624 | G 674 | 567   | 664   |
|----------|----|-----|-------|-------|-------|-------|
|          | ор | rs  | rt    | rd    | shamt | funct |

o op: 명령어가 실행할 연산의 종류 → 연산자

。 rs : 첫번째 근원지 피연산자 레지스터

o rt: 두번째 근원지 피연산자 레지스터

o rd: destination register → 연산 결과

shamt : 자리 이동 shift

funct : 기능 → op 필드에서 정해진 연산을 구체화

machine code : 명령어를 숫자로 표현한 것

add \$t0, \$s1, \$s2 (destination <- source1 op source2)

opeation → 1개, operand → 3개(register file의 경로도 모두 포함)

| 7 |      | V.    | 7    |   | Ure Ore |
|---|------|-------|------|---|---------|
| 0 | \$S1 | \$\$2 | \$t0 | 0 | add     |
| 0 | 17   | 18    | 8    | 0 | 32      |

 $0000001000110010010010000001000000_2 = 02324020_{16}$ 

. MIPS - I intructions format > mmediate at thmetic, load (state infittuction Mon Mes



- rt : destination or source reigster number
- o constant: -2^15 to 2^15 -1
- o address: offset added to base address in rs

- \*\* 용기 → 도난 경쟁자기 Design Principle 4 : good design → good compromises에 따라 달림
  - ∘ 다른 format : decoding하는데 오래 걸림
  - o 가능한유사한format → 단순한 format → 간단하게 !
- · Load instruction example



- o register에 32 bit로 로드해야 함
- 1. load upper immediate instruction ⇒ 메모리 손실 적게



2. lower order bits



#### Load/Store Instruction Format (I format):



(Loud) immediate instructions example → 伏片片 , 바 에 메르에 객성 (Loud)



- The constant is kept inside the instruction itself!
  - ▶ Immediate format limits values to the range -2<sup>15</sup> to +2<sup>15</sup>-1

#### **▼** MIPS register file



- holds 32개의 32bit registers
  - 。 두 개의 read port
  - o 하나의 write port
- register
  - - But, 더 많은 위치를 location의 register file → 느림
    - r/w port가 속도를 매우 빠르게 증가시킴
  - ②compiler가 사용하기에 편함
  - €3변수를 가지고 있을 수 있음(코드 향상)

■ register가 메모리 location보다 더 적은 bit를 가짐)

### ▼ 요점 정리

- 컴퓨터의 두 가지 중요한 원리
  - 명령어는 숫자로 표현 ⇒ ☞((○)본(e) 군년
  - 2. 프로그램은 메모리에 기억 → 데이터처럼 읽고 쓸 수 있다
- ⇒ 내장 프로그램(stored-program)의 개념



- stored program
  - 。 program : binary number file 형태로 판매됨 → binary compatibility (이ろ させばる)
  - o binary compatibility : 다른 컴퓨터의 sw를 물려받을 수 있음 ⇒ ISAs

#### ▼ 2.6 논리 연산 명령어

#### **▼ MIPS Logical operations**

• Logical Operations

| Operation   | С    | Java                        | MIPS              |          |
|-------------|------|-----------------------------|-------------------|----------|
| Shift left  | <<   | <<                          | sII <b>→ Sh</b> i | ift left |
| Shift right | >>   | >>                          | srl               |          |
| Bitwise AND | & @8 | <b>2 1</b> FH <sup>qq</sup> | and, andi         |          |
| Bitwise OR  | l ,  | 智性                          | or, ori           |          |
| Bitwise NOT | ~    | ~                           | nor               |          |

• MIPS ISA : 수많은 bit-wise logical operation 존재





#### **▼ MIPS shift Operations**



- logical → fill with zeros
  - o 5-bit shamt ⇒ 32bit shift하기에 충분함
- sll: shift left logical => 7 bitters trace of ( x2 1)
- srl: shift right logica I (부호 없는 것만 가능) ⇒ Thit 만속으 이동 (+2^) → unsigned ► Sta: logical 
  국동 방송시에 지어 경기

#### **▼ MIPS AND Operations**

- 둘다 1인 곳만 1이 됨
- 0의 위치에 해당하는 비트들 강제로 0으로 만듦 → mask

#### **▼ MIPS OR Operations**

• 둘중하나만 1이면 1이 됨

or \$t0, \$t1, \$t2

```
$t2 0000 0000 0000 0000 00<mark>00 11</mark>01 1100 0000
```

\$t0 0000 0000 0000 0000 00<mark>11 11</mark>01 1100 0000

#### **▼ MIPS NOT Operations**

- **NOT** → 0이면 1로, 1이면 0으로
- MIPS : NOR : 3 피던생 형식을 유지하기 위해 **NOT OR** 사용
  - A NOT 0 = NOT (A OR 0) = NOT (A)

```
nor $t0, $t1, $zero
```

\$t1 | 0000 0000 0000 0000 0011 1100 0000 0000

\$t0 1111 1111 1111 1100 0011 1111 1111